Exportar registro bibliográfico

Implementação de um Core Compatível com o MSP430 para FPGA (2012)

  • Autores:
  • Autor USP: PAULINO, JULIANO ALBERTO - EESC
  • Unidade: EESC
  • Assuntos: CIRCUITOS FPGA; HARDWARE; SISTEMAS EMBUTIDOS
  • Palavras-chave do autor: Embedded microcontrollers; FPGA; Hardware (desenvolvimento); Hardware development; MSP430; Microcontroladores embarcados; Soft-cores; Soft-cores.
  • Idioma: Português
  • Resumo: Este trabalho trata da implementação de um núcleo compatível com o microcontrolador MSP430 da Texas Instruments em FPGA utilizando a linguagem de descrição de hardware Verilog a fim de unir toda a popularidade e praticidade deste microcontrolador às vantagens dos microcontroladores embarcados em FPGA. Ao longo deste trabalho são discutidas características deste microcontrolador e são mostrados os detalhes de implementação da CPU e de alguns dos seus periféricos. Em seguida são mostrados resultados de diversas simulações feitas com os circuitos implementados
  • Imprenta:

  • Download do texto completo

    Tipo Nome Link
    Versão Publicada Paulino_Juliano_Alberto.p... Direct link
    Como citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas

    • ABNT

      PAULINO, Juliano Alberto. Implementação de um Core Compatível com o MSP430 para FPGA. 2012. Trabalho de Conclusão de Curso (Graduação) – Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos, 2012. Disponível em: https://bdta.abcd.usp.br/directbitstream/17574672-2f2c-48a2-b384-292416c6db95/Paulino_Juliano_Alberto.pdf. Acesso em: 16 maio 2024.
    • APA

      Paulino, J. A. (2012). Implementação de um Core Compatível com o MSP430 para FPGA (Trabalho de Conclusão de Curso (Graduação). Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/17574672-2f2c-48a2-b384-292416c6db95/Paulino_Juliano_Alberto.pdf
    • NLM

      Paulino JA. Implementação de um Core Compatível com o MSP430 para FPGA [Internet]. 2012 ;[citado 2024 maio 16 ] Available from: https://bdta.abcd.usp.br/directbitstream/17574672-2f2c-48a2-b384-292416c6db95/Paulino_Juliano_Alberto.pdf
    • Vancouver

      Paulino JA. Implementação de um Core Compatível com o MSP430 para FPGA [Internet]. 2012 ;[citado 2024 maio 16 ] Available from: https://bdta.abcd.usp.br/directbitstream/17574672-2f2c-48a2-b384-292416c6db95/Paulino_Juliano_Alberto.pdf

    Últimas obras dos mesmos autores vinculados com a USP cadastradas na BDPI:

    Biblioteca Digital de Trabalhos Acadêmicos da Universidade de São Paulo     2012 - 2024