Exportar registro bibliográfico

Implementação em Hardware de uma Rede Neural WISARD (2012)

  • Authors:
  • USP affiliated author: ROSSALES, ISABELA RODRIGUES DO PRADO - EESC E ICMC
  • School: EESC E ICMC
  • Subjects: CIRCUITOS FPGA; CIRCUITOS INTEGRADOS; HARDWARE; REDES NEURAIS
  • Keywords: ASIC; CMOS; FPGA; Neural network; Redes neurais; WISARD; WISARD,
  • Language: Português
  • Abstract: (RNAs) possuem diversas aplicações, sendo indicadas, principalmente, para a resolução de problemas envolvendo reconhecimento de padrões e generalização. Entretanto, a maior parte de seus modelos envolve unidades de multiplicação, o que aumenta a complexidade de sua implementação em hardware. Motivados por esse problema, surgiram diversos estudos envolvendo redes neurais sem peso (RNSP). O modelo WISARD (Wilkie, Stonham, Aleksander Recognition Device) é uma RNSP baseada em RAMs (Random Access Memories) que, entre outras vantagens, possui um tempo relativamente curto de treinamento e uma estrutura lógica simples. No entanto, existem poucos resultados sobre a implementação em hardware desse modelo na literatura. Este trabalho envolve a descrição de uma rede WISARD parametrizada em VHDL (Very High Speed Integrated Circuits Hardware Description Language), síntese e desenho do layout na tecnologia AMS (AustriaMicroSystems) CMOS (Complementary Metal-Oxide-Semiconductor) 0,35 ?m, validação em FPGA (Field-programmable Gate Array) Cyclone II e o desenvolvimento de uma equação relacionando os parâmetros da rede e a área mínima gerada em ASIC (Application Specific Integrated Circuit). A frequência máxima de operação do circuito foi de 240 MHz segundo a simulação do layout (modelo típico) em ASIC e de 350 MHz na implementação em FPGA. O layout completo do ASIC ocupou uma área de 0,329 mm2, e a síntese para FPGA utilizou 288 células lógicas, das quais 196 possuíam registradores lógicos dedicados e 92 apenas LUTs (Look-up Tables). Os resultados da equação que estima a área gerada em ASIC apresentou uma correlação de 0,98 com os valores obtidos na síntese
  • Imprenta:

  • Download do texto completo

    Tipo Nome Link
    Versão Publicada Rossales_Isabela_Rodrigue... Direct link
    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas

    • ABNT

      ROSSALES, Isabela Rodrigues do Prado. Implementação em Hardware de uma Rede Neural WISARD. 2012. Trabalho de Conclusão de Curso (Graduação) – , Universidade de São Paulo, São Carlos, 2012. Disponível em: https://bdta.abcd.usp.br/directbitstream/f9ed4b3d-d15c-4248-8f66-f4da14c3fe2e/Rossales_Isabela_Rodrigues_do_Prado.pdf. Acesso em: 29 abr. 2024.
    • APA

      Rossales, I. R. do P. (2012). Implementação em Hardware de uma Rede Neural WISARD (Trabalho de Conclusão de Curso (Graduação). , Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/f9ed4b3d-d15c-4248-8f66-f4da14c3fe2e/Rossales_Isabela_Rodrigues_do_Prado.pdf
    • NLM

      Rossales IR do P. Implementação em Hardware de uma Rede Neural WISARD [Internet]. 2012 ;[citado 2024 abr. 29 ] Available from: https://bdta.abcd.usp.br/directbitstream/f9ed4b3d-d15c-4248-8f66-f4da14c3fe2e/Rossales_Isabela_Rodrigues_do_Prado.pdf
    • Vancouver

      Rossales IR do P. Implementação em Hardware de uma Rede Neural WISARD [Internet]. 2012 ;[citado 2024 abr. 29 ] Available from: https://bdta.abcd.usp.br/directbitstream/f9ed4b3d-d15c-4248-8f66-f4da14c3fe2e/Rossales_Isabela_Rodrigues_do_Prado.pdf

    Últimas obras dos mesmos autores vinculados com a USP cadastradas na BDPI:

    Digital Library of Academic Works of Universidade de São Paulo     2012 - 2024